Load/Store Architektur 2.7. F

Dr Franke Ghostwriter
Hey Miteinander,
ich bin hier auf 2 unterschiedliche Aussagen bezüglich der Begründung warum Risc eine Load/Store Architektur ist getroffen:

Bei der Lösungsbegründung 2.7 steht
  1. Die Aussage ist falsch, als LOAD/STORE-Architektur bezeichnet man eine RISC- Architektur, da dort nur über Lade-/Speicherbefehle auf den Speicher zugegriffen wird.

    Im Skript steht:

    Eine große Zahl von mindestens 32 allgemein frei verwendbaren Registern, das sind prozes- sorinterne sehr schnell beschreibbare und lesbare Speicherplätze. Man spricht daher bei RISC- Prozessoren auch von einer LOAD/STORE-Architektur.

    Warum wird eine Risc Architektur nun als Load/Store bezeichnet? Weil es viel frei wählbare Register gibt, oder weil nur über Lade-/Speicherbefehle auf den Speicher zugegriffen wird, oder vielleicht Beides?
 
Seltsam ist ja auch, dass obige Tatsache, die Antwort zu F die Begründung für die Register-Register Architektur ist, die ja auch Sinn macht:
  • Der Zugriff auf den Hauptspeicher erfolgt nur über Lade-/Speicherbefehle. Alle anderen Befeh- le, d.h. insbesondere auch die arithmetischen Befehle, beziehen ihre Operanden aus den Regi- stern und speichern ihre Resultate in Registern. Dieses Prinzip der Register-Register-Architektur
Nachtrag:Gut dieser Beitragspunkt hat sich erledigt- das bezieht sich auf den zweiten Teil, also alle anderen Befehle außer Lade/Speicherbefehle. Hat sich also erledigt.
 
Oben